SN74LS173 IC

2.34 

🔧 Principais Características do 74LS173:Registo de 4 bits com flip-flops do tipo DCarga paralela: Pode carregar 4 bits de dados simultaneamenteSaídas de 3 estados: Podem ser definidas como alto, baixo ou alta impedância (para partilha de barramento)Reset assíncrono mestre (limpa todas as saídas)Controlo de habilitação (G1 e G2) para a passagem de saídasDuas entradas de habilitação separadas para controlo das saídas

Descrição

🔧 Principais Características do 74LS173:Registo de 4 bits com flip-flops do tipo DCarga paralela: Pode carregar 4 bits de dados simultaneamenteSaídas de 3 estados: Podem ser definidas como alto, baixo ou alta impedância (para partilha de barramento)Reset assíncrono mestre (limpa todas as saídas)Controlo de habilitação (G1 e G2) para a passagem de saídasDuas entradas de habilitação separadas para controlo das saídas

🕹️ Visão Geral da Lógica de Controlo:Carga Paralela (Load = BAIXO): Na borda ascendente do relógio, os dados de D0–D3 são carregados no registo.Modo de Manutenção (Load = ALTO): O registo mantém o seu estado nos pulsos do relógio.Reset (CLR = BAIXO): Limpa imediatamente o registo (as saídas ficam BAIXO), independentemente do relógio ou carga.Saídas Ativas (G1 = G2 = BAIXO): As saídas Q0–Q3 estão ativas.Saídas Desactivadas (G1 ou G2 = ALTO): Q0–Q3 passam para alta impedância (Hi-Z).

Casos de Uso:Armazenamento temporário de dadosInterligação de barramento (devido às saídas de 3 estados)Memória de registo em circuitos de microprocessadorArmazenamento ou bufferização de dados em paralelo